销售电话:010-62952090

产品搜索

产品展示


点击放大
产品名称:

PCIE2.0 3.0 物理层一致性测试

产品型号:
产品产地: 中国大陆
访问次数: 217
发布时间: 2021/2/1 17:22:27
物理层致性测试

PCIe总线
与PCI总线不同,PCIe总线使用端到端的连接方式,在条PCIe链路的两端只能各连接个设备,这两个设备互为是数据发送端和数据接收端。PCIe链路可以由多条Lane组成,目PCIe链路×1、×2、×4、×8、×16和×32宽度的PCIe链路,还有几乎不使用的×12链路。

PCIE2.0 3.0 物理层一致性测试

PCIe总线

与PCI总线不同,PCIe总线使用端到端的连接方式,在条PCIe链路的两端只能各连接个设备,这两个设备互为是数据发送端和数据接收端。PCIe链路可以由多条Lane组成,目PCIe链路×1、×2、×4、×8、×16和×32宽度的PCIe链路,还有几乎不使用的×12链路。

在PCIe总线中,使用GT(Gigatransfer)计算PCIe链路的峰值带宽。GT是在PCIe链路上传递的峰值带宽,其计算公式为 总线频率×数据位宽×2。

按照常理新代的带宽要比上代翻倍,PCIe3.0的原始数据传输带宽应该是10GT/s才对而实际却只有8.0GT/s。我们知道,在1.0,2.0标准中,采用的是8b/10b的编码方式,也就是说,每传输8比特有效数据,要附带两比特的校验位,实际要传输10比特数据。因此,有效带宽=原始数据传输带宽*80%。而3.0标准中,使用了更为有效的128b/130b编码方案从而避免20%带宽损失,3.0的浪费带宽仅为1.538%,基本可以忽略不计,因此8GT/s的信号不再仅仅是个理论数值,它将是个实在的传输值。

PCIe总线采用了串行连接方式,并使用数据包(Packet)进行数据传输,采用这种结构有效去除了在PCI总线中存在的些边带信号,如INTx和PME#等信号。在PCIe总线中,数据报文在接收和发送过程中,需要通过多个层次,包括事务层、数据链路层和物理层。PCIe总线的层次结构如下。

 

相关产品:PCIE2.0 /3.0物理层一致性测试

更新时间:2024/4/30 14:21:10


标签:PCIE2.0   /3.0         物理层一致性测试   
留言框
感兴趣的产品: *
您的单位: *  
您的姓名: *
联系电话: *
详细地址:
常用邮箱:
您的任何要求、意见或建议:
*
验证码: *
      

相关文章

版权所有 Copyright(C)2011-2012 北京淼森波信息技术有限公司 电话:010-62952090 传真: 技术支持:阿仪网总访问量:1306920ICP备案号:京ICP备18033584号-1

客服团队

  • 在线咨询

QQ在线客服

  • 01062952090

6

阿仪网推荐收藏该企业网站